| 00 | vier NAND mit je zwei Eingänge | 14 Pins |
| 01 | vier NAND mit je zwei Eingänge, Open Collector | 14 Pins |
| 02 | vier NOR mit je zwei Eingänge | 14 Pins |
| 03 | vier NAND mit je zwei Eingänge, Open Collector | 14 Pins |
| 04 | sechs Inverter | 14 Pins |
| 05 | sechs Inverter, Open Collector | 14 Pins |
| 06 | sechs Inverter (Puffer), Open Collector | 14 Pins |
| 07 | sechs Puffer, Open Collector | 14 Pins |
| 08 | vier AND mit je zwei Eingänge | 14 Pins |
| 09 | vier AND mit je zwei Eingänge, Open Collector | 14 Pins |
| 10 | drei NAND mit je drei Eingänge | 14 Pins |
| 11 | drei AND mit je drei Eingänge | 14 Pins |
| 12 | drei NAND mit je drei Eingänge, Open Collector | 14 Pins |
| 13 | zwei NAND mit je vier Eingänge, Schmitt Trigger | 14 Pins |
| 14 | sechs Inverter, Schmitt Trigger | 14 Pins |
| 15 | drei AND mit je drei Eingänge, Open Collector | 14 Pins |
| 16 | sechs Inverter (Puffer), Open Collector | 14 Pins |
| 17 | sechs Puffer, Open Collector | 14 Pins |
| 18 | zwei NAND mit je vier Eingänge, Schmitt Trigger | 14 Pins |
| 19 | sechs Inverter, Schmitt Trigger | 14 Pins |
| 20 | zwei NAND mit je vier Eingänge | 14 Pins |
| 21 | zwei AND mit je vier Eingänge | 14 Pins |
| 22 | zwei NAND mit je vier Eingänge, Open Collector | 14 Pins |
| 23 | zwei NOR mit je fünf Eingänge | 16 Pins |
| 24 | vier NAND mit je zwei Eingänge, Schmitt Trigger | 14 Pins |
| 25 | zwei NOR mit je vier Eingänge | 14 Pins |
| 26 | vier NAND mit je zwei Eingänge (Puffer), Open Collector | 14 Pins |
| 27 | drei NOR it je drei Eingänge | 14 Pins |
| 28 | vier NOR it je zwei Eingänge | 14 Pins |
| 30 | ein NAND mit acht Eingänge | 14 Pins |
| 31 | Verzögerung | 16 Pins |
| 32 | vier OR mit je zwei Eingänge | 14 Pins |
| 33 | vier NOR mit je zwei Eingänge (Puffer), Open Collector | 14 Pins |
| 34 | sechs Puffer | 14 Pins |
| 35 | sechs Puffer, Open Collector | 14 Pins |
| 36 | vier NOR mit je zwei Eingänge | 14 Pins |
| 37 | vier NAND mit je zwei Eingänge (Puffer) | 14 Pins |
| 38 | vier NAND mit je zwei Eingänge (Puffer), Open Collector | 14 Pins |
| 39 | vier NAND mit je zwei Eingänge (Puffer), Open Collector | 14 Pins |
| 40 | zwei NAND mit je vier Eingänge (Puffer) | 14 Pins |
| 41 | ein BCD-zu-Dezimal-Decoder | 16 Pins |
| 42 | BCD zu 10 Dekodierer, invertiert | 16 Pins |
| 43 | Excess-3-zu-Dezimal-Decoder | 16 Pins |
| 44 | Excess-3-Graycode-zu-Dezimal-Decoder | 16 Pins |
| 45 | BCD zu 10 Dekodierer, invertiert, Open Collector | 16 Pins |
| 46 | BCD zu Sieben-Segment, Open Collector | 16 Pins |
| 47 | BCD zu Sieben-Segment, Open Collector | 16 Pins |
| 48 | BCD zu Sieben-Segment | 16 Pins |
| 49 | BCD zu Sieben-Segment, invertiert, Open Collector | 16 Pins |
| 50 | zwei AND-OR-Inverter mit 2 Eingängen | 14 Pins |
| 51 | ein NAND mit vier Eingänge + zwei AND mit je drei Eingänge auf NOR | 14 Pins |
| 52 | AND-OR | 14 Pins |
| 53 | vier AND-OR-Inverter mit 2 Eingängen | 14 Pins |
| 54 | 3-4-3 AND auf NOR | 14 Pins |
| 55 | zwei AND mit je für Eingänge auf NOR | 14 Pins |
| 56 | Frequenzteiler 50:1 | 8 Pins |
| 57 | Frequenzteiler 60:1 | 8 Pins |
| 64 | 4-3-2-1 AND-OR-Inverter | 14 Pins |
| 65 | 4-3-2-1 AND-OR-Inverter, Open Collector | 14 Pins |
| 68 | zwei Dezimalzähler | 16 Pins |
| 69 | zwei 4-Bit-Zähler | 16 Pins |
| 70 | JK-Flip-Flop | 14 Pins |
| 72 | JK-Flip-Flop | 14 Pins |
| 73 | 2 JK-Flip-Flop | 14 Pins |
| 74 | zwei D Flip Flop | 14 Pins |
| 75 | vier D-Latch | 16 Pins |
| 76 | zwei JK-Flip-Flop | 16 Pins |
| 78 | zwei JK-Flip-Flop | 14 Pins |
| 77 | vier D-Latch | 16 Pins |
| 82 | 2-Bit Full Adder | 14 Pins |
| 83 | 4-Bit Full Adder | 16 Pins |
| 85 | 4-Bit Magnitude Comparator | 16 Pins |
| 86 | vier EOR mit je zwei Eingänge | 14 Pins |
| 90 | Dezimalzähler | 14 Pins |
| 91 | 8 Bit Shiftregister | 14 Pins |
| 92 | Division durch 12 Zähler | 14 Pins |
| 93 | 4-Bit-Zähler | 14 Pins |
| 95 | 4 Bit Shiftregister | 14 Pins |
| 96 | 5 Bit Shiftregister | 16 Pins |
| 97 | 6 Bit Multiplizierer | 16 Pins |
| 123 | zwei retriggerbare Monoflops | 16 Pins |
| 125 | vier Tri-State, invertierte Steuerung | 14 Pins |
| 126 | vier Tri-State, nichtinvertierte Steuerung | 14 Pins |
| 132 | vier NAND mit je zwei Eingänge, Schmitt Trigger | 14 Pins |
| 133 | ein NAND mit dreizehn Eingänge | 16 Pins |
| 136 | vier EOR mit je zwei Eingänge, Open Collector | 14 Pins |
| 139 | zwei 2 zu 4 Dekoder, invertiert | 16 Pins |
| 145 | BCD zu 10 Dekodierer, invertiert, Open Collector | 16 Pins |
| 147 | 10 zu 4 Kodierer, invertiert | 16 Pins |
| 148 | 8 zu 3 Kodierer mit Enable, invertiert | 16 Pins |
| 175 | 4 D Flip-Flops mit Clear | 16 Pins |
| 193 | 4 Bit Up/Down Counter | 16 Pins |
| 240 | zwei vierfach Tri-State, invertierte Ausgänge | 20 Pins |
| 241 | zwei vierfach Tri-State, Steuerung: 1 x invertiert, 1 x nicht | 20 Pins |
| 242 | zwei vierfach Tri-State | 20 Pins |
| 245 | achtfach Bus mit Richtungssteuerung | 20 Pins |
| 257 | vier 2 zu 1, Tri-State Ausgänges | 16 Pins |
| 258 | vier 2 zu 1, invertiert, Tri-State Ausgänges | 16 Pins |
| 260 | zwei NOR mit je fünf Eingänge | 14 Pins |
| 266 | vier ENOR (Equ.) mit je zwei Eingänge | 14 Pins |
| 373 | achtfach Latch, Tri-State Ausgänge | 20 Pins |
| 541 | achtfach Puffer, Tri-State Ausgänge | 20 Pins |
| 573 | achtfach D-Latch, Tri-State Ausgänge | 20 Pins |
| 629 | zwei Oszillatoren | 16 Pins |